Мои Конспекты
Главная | Обратная связь


Автомобили
Астрономия
Биология
География
Дом и сад
Другие языки
Другое
Информатика
История
Культура
Литература
Логика
Математика
Медицина
Металлургия
Механика
Образование
Охрана труда
Педагогика
Политика
Право
Психология
Религия
Риторика
Социология
Спорт
Строительство
Технология
Туризм
Физика
Философия
Финансы
Химия
Черчение
Экология
Экономика
Электроника

Тернопіль 2015



Міністерство освіти і науки України

Тернопільський національний економічний університет

Факультет комп’ютерних інформаційних технологій

 

Кафедра КІ

Лабораторна робота №2

ТПКС

 

 

Виконав:

студент групи КСМ-31

Рендзеняк Н.А.

 

Перевірила:

Дубчак Л.О.

Тернопіль 2015

 

Тема: Функціональна симуляція пристроїв у системі проектування Active-HDL

Мета: Засвоїти методику та отримати практичні навики створення та функціональної верифікації проектованих пристроїв в системі проектування Active-HDL

Порядок виконання роботи

1. Ознайомлюємось з теоретичним матеріалом з методички до лабораторної роботи

2. Створюємо новий проект в Active-HDL.

3. Виконуємо всі дії згідно методички.

4. Робимо скріншоти роботи програми і набираємо формулу.

5. Робимо висновок.

Варіант 6

 

Функціонально-логічна схема проектованого пристрою.

 

Код програми

library IEEE;

use IEEE.STD_LOGIC_1164.ALL;

 

-- Uncomment the following library declaration if using

-- arithmetic functions with Signed or Unsigned values

--use IEEE.NUMERIC_STD.ALL;

 

-- Uncomment the following library declaration if instantiating

-- any Xilinx primitives in this code.

--library UNISIM;

--use UNISIM.VComponents.all;

 

entity lab_2 is port(x1,x2,x3,x4: in std_logic;

y: out std_logic);

end lab_2;

 

architecture Behavioral of lab_2 is

 

begin

y <= (not(x1) and not(x2)) or (not(x2) and not(x4)) or (not(x1) and not(x2) and not(x4)) or (not(x1) and not(x2) and x3) or (x1 and not(x2) and not(x3));

end Behavioral; Часова діаграма функціональної симуляції роботи пристрою.

Висновок

На даній лабораторній роботі ми засвоїли методику та отримати практичні навики створення та функціональної верифікації проектованих пристроїв в системі проектування Active-HDL

 




Поиск по сайту:







©2015-2020 mykonspekts.ru Все права принадлежат авторам размещенных материалов.